]> git.openfabrics.org - ~shefty/rdma-dev.git/blob - arch/arm/Kconfig
5098564d58799cc8c63e222003a6881a44c509af
[~shefty/rdma-dev.git] / arch / arm / Kconfig
1 config ARM
2         bool
3         default y
4         select HAVE_AOUT
5         select HAVE_DMA_API_DEBUG
6         select HAVE_IDE if PCI || ISA || PCMCIA
7         select HAVE_MEMBLOCK
8         select RTC_LIB
9         select SYS_SUPPORTS_APM_EMULATION
10         select GENERIC_ATOMIC64 if (CPU_V6 || !CPU_32v6K || !AEABI)
11         select HAVE_OPROFILE if (HAVE_PERF_EVENTS)
12         select HAVE_ARCH_KGDB
13         select HAVE_KPROBES if !XIP_KERNEL
14         select HAVE_KRETPROBES if (HAVE_KPROBES)
15         select HAVE_FUNCTION_TRACER if (!XIP_KERNEL)
16         select HAVE_FTRACE_MCOUNT_RECORD if (!XIP_KERNEL)
17         select HAVE_DYNAMIC_FTRACE if (!XIP_KERNEL)
18         select HAVE_FUNCTION_GRAPH_TRACER if (!THUMB2_KERNEL)
19         select ARCH_BINFMT_ELF_RANDOMIZE_PIE
20         select HAVE_GENERIC_DMA_COHERENT
21         select HAVE_KERNEL_GZIP
22         select HAVE_KERNEL_LZO
23         select HAVE_KERNEL_LZMA
24         select HAVE_IRQ_WORK
25         select HAVE_PERF_EVENTS
26         select PERF_USE_VMALLOC
27         select HAVE_REGS_AND_STACK_ACCESS_API
28         select HAVE_HW_BREAKPOINT if (PERF_EVENTS && (CPU_V6 || CPU_V6K || CPU_V7))
29         select HAVE_C_RECORDMCOUNT
30         select HAVE_GENERIC_HARDIRQS
31         select HAVE_SPARSE_IRQ
32         select GENERIC_IRQ_SHOW
33         select CPU_PM if (SUSPEND || CPU_IDLE)
34         select GENERIC_PCI_IOMAP
35         help
36           The ARM series is a line of low-power-consumption RISC chip designs
37           licensed by ARM Ltd and targeted at embedded applications and
38           handhelds such as the Compaq IPAQ.  ARM-based PCs are no longer
39           manufactured, but legacy ARM-based PC hardware remains popular in
40           Europe.  There is an ARM Linux project with a web page at
41           <http://www.arm.linux.org.uk/>.
42
43 config ARM_HAS_SG_CHAIN
44         bool
45
46 config HAVE_PWM
47         bool
48
49 config MIGHT_HAVE_PCI
50         bool
51
52 config SYS_SUPPORTS_APM_EMULATION
53         bool
54
55 config HAVE_SCHED_CLOCK
56         bool
57
58 config GENERIC_GPIO
59         bool
60
61 config ARCH_USES_GETTIMEOFFSET
62         bool
63         default n
64
65 config GENERIC_CLOCKEVENTS
66         bool
67
68 config GENERIC_CLOCKEVENTS_BROADCAST
69         bool
70         depends on GENERIC_CLOCKEVENTS
71         default y if SMP
72
73 config KTIME_SCALAR
74         bool
75         default y
76
77 config HAVE_TCM
78         bool
79         select GENERIC_ALLOCATOR
80
81 config HAVE_PROC_CPU
82         bool
83
84 config NO_IOPORT
85         bool
86
87 config EISA
88         bool
89         ---help---
90           The Extended Industry Standard Architecture (EISA) bus was
91           developed as an open alternative to the IBM MicroChannel bus.
92
93           The EISA bus provided some of the features of the IBM MicroChannel
94           bus while maintaining backward compatibility with cards made for
95           the older ISA bus.  The EISA bus saw limited use between 1988 and
96           1995 when it was made obsolete by the PCI bus.
97
98           Say Y here if you are building a kernel for an EISA-based machine.
99
100           Otherwise, say N.
101
102 config SBUS
103         bool
104
105 config MCA
106         bool
107         help
108           MicroChannel Architecture is found in some IBM PS/2 machines and
109           laptops.  It is a bus system similar to PCI or ISA. See
110           <file:Documentation/mca.txt> (and especially the web page given
111           there) before attempting to build an MCA bus kernel.
112
113 config STACKTRACE_SUPPORT
114         bool
115         default y
116
117 config HAVE_LATENCYTOP_SUPPORT
118         bool
119         depends on !SMP
120         default y
121
122 config LOCKDEP_SUPPORT
123         bool
124         default y
125
126 config TRACE_IRQFLAGS_SUPPORT
127         bool
128         default y
129
130 config HARDIRQS_SW_RESEND
131         bool
132         default y
133
134 config GENERIC_IRQ_PROBE
135         bool
136         default y
137
138 config GENERIC_LOCKBREAK
139         bool
140         default y
141         depends on SMP && PREEMPT
142
143 config RWSEM_GENERIC_SPINLOCK
144         bool
145         default y
146
147 config RWSEM_XCHGADD_ALGORITHM
148         bool
149
150 config ARCH_HAS_ILOG2_U32
151         bool
152
153 config ARCH_HAS_ILOG2_U64
154         bool
155
156 config ARCH_HAS_CPUFREQ
157         bool
158         help
159           Internal node to signify that the ARCH has CPUFREQ support
160           and that the relevant menu configurations are displayed for
161           it.
162
163 config ARCH_HAS_CPU_IDLE_WAIT
164        def_bool y
165
166 config GENERIC_HWEIGHT
167         bool
168         default y
169
170 config GENERIC_CALIBRATE_DELAY
171         bool
172         default y
173
174 config ARCH_MAY_HAVE_PC_FDC
175         bool
176
177 config ZONE_DMA
178         bool
179
180 config NEED_DMA_MAP_STATE
181        def_bool y
182
183 config GENERIC_ISA_DMA
184         bool
185
186 config FIQ
187         bool
188
189 config NEED_RET_TO_USER
190         bool
191
192 config ARCH_MTD_XIP
193         bool
194
195 config VECTORS_BASE
196         hex
197         default 0xffff0000 if MMU || CPU_HIGH_VECTOR
198         default DRAM_BASE if REMAP_VECTORS_TO_RAM
199         default 0x00000000
200         help
201           The base address of exception vectors.
202
203 config ARM_PATCH_PHYS_VIRT
204         bool "Patch physical to virtual translations at runtime" if EMBEDDED
205         default y
206         depends on !XIP_KERNEL && MMU
207         depends on !ARCH_REALVIEW || !SPARSEMEM
208         help
209           Patch phys-to-virt and virt-to-phys translation functions at
210           boot and module load time according to the position of the
211           kernel in system memory.
212
213           This can only be used with non-XIP MMU kernels where the base
214           of physical memory is at a 16MB boundary.
215
216           Only disable this option if you know that you do not require
217           this feature (eg, building a kernel for a single machine) and
218           you need to shrink the kernel to the minimal size.
219
220 config NEED_MACH_MEMORY_H
221         bool
222         help
223           Select this when mach/memory.h is required to provide special
224           definitions for this platform.  The need for mach/memory.h should
225           be avoided when possible.
226
227 config PHYS_OFFSET
228         hex "Physical address of main memory" if MMU
229         depends on !ARM_PATCH_PHYS_VIRT && !NEED_MACH_MEMORY_H
230         default DRAM_BASE if !MMU
231         help
232           Please provide the physical address corresponding to the
233           location of main memory in your system.
234
235 config GENERIC_BUG
236         def_bool y
237         depends on BUG
238
239 source "init/Kconfig"
240
241 source "kernel/Kconfig.freezer"
242
243 menu "System Type"
244
245 config MMU
246         bool "MMU-based Paged Memory Management Support"
247         default y
248         help
249           Select if you want MMU-based virtualised addressing space
250           support by paged memory management. If unsure, say 'Y'.
251
252 #
253 # The "ARM system type" choice list is ordered alphabetically by option
254 # text.  Please add new entries in the option alphabetic order.
255 #
256 choice
257         prompt "ARM system type"
258         default ARCH_VERSATILE
259
260 config ARCH_INTEGRATOR
261         bool "ARM Ltd. Integrator family"
262         select ARM_AMBA
263         select ARCH_HAS_CPUFREQ
264         select CLKDEV_LOOKUP
265         select HAVE_MACH_CLKDEV
266         select HAVE_TCM
267         select ICST
268         select GENERIC_CLOCKEVENTS
269         select PLAT_VERSATILE
270         select PLAT_VERSATILE_FPGA_IRQ
271         select NEED_MACH_MEMORY_H
272         help
273           Support for ARM's Integrator platform.
274
275 config ARCH_REALVIEW
276         bool "ARM Ltd. RealView family"
277         select ARM_AMBA
278         select CLKDEV_LOOKUP
279         select HAVE_MACH_CLKDEV
280         select ICST
281         select GENERIC_CLOCKEVENTS
282         select ARCH_WANT_OPTIONAL_GPIOLIB
283         select PLAT_VERSATILE
284         select PLAT_VERSATILE_CLCD
285         select ARM_TIMER_SP804
286         select GPIO_PL061 if GPIOLIB
287         select NEED_MACH_MEMORY_H
288         help
289           This enables support for ARM Ltd RealView boards.
290
291 config ARCH_VERSATILE
292         bool "ARM Ltd. Versatile family"
293         select ARM_AMBA
294         select ARM_VIC
295         select CLKDEV_LOOKUP
296         select HAVE_MACH_CLKDEV
297         select ICST
298         select GENERIC_CLOCKEVENTS
299         select ARCH_WANT_OPTIONAL_GPIOLIB
300         select PLAT_VERSATILE
301         select PLAT_VERSATILE_CLCD
302         select PLAT_VERSATILE_FPGA_IRQ
303         select ARM_TIMER_SP804
304         help
305           This enables support for ARM Ltd Versatile board.
306
307 config ARCH_VEXPRESS
308         bool "ARM Ltd. Versatile Express family"
309         select ARCH_WANT_OPTIONAL_GPIOLIB
310         select ARM_AMBA
311         select ARM_TIMER_SP804
312         select CLKDEV_LOOKUP
313         select HAVE_MACH_CLKDEV
314         select GENERIC_CLOCKEVENTS
315         select HAVE_CLK
316         select HAVE_PATA_PLATFORM
317         select ICST
318         select PLAT_VERSATILE
319         select PLAT_VERSATILE_CLCD
320         help
321           This enables support for the ARM Ltd Versatile Express boards.
322
323 config ARCH_AT91
324         bool "Atmel AT91"
325         select ARCH_REQUIRE_GPIOLIB
326         select HAVE_CLK
327         select CLKDEV_LOOKUP
328         select IRQ_DOMAIN
329         help
330           This enables support for systems based on the Atmel AT91RM9200,
331           AT91SAM9 processors.
332
333 config ARCH_BCMRING
334         bool "Broadcom BCMRING"
335         depends on MMU
336         select CPU_V6
337         select ARM_AMBA
338         select ARM_TIMER_SP804
339         select CLKDEV_LOOKUP
340         select GENERIC_CLOCKEVENTS
341         select ARCH_WANT_OPTIONAL_GPIOLIB
342         help
343           Support for Broadcom's BCMRing platform.
344
345 config ARCH_HIGHBANK
346         bool "Calxeda Highbank-based"
347         select ARCH_WANT_OPTIONAL_GPIOLIB
348         select ARM_AMBA
349         select ARM_GIC
350         select ARM_TIMER_SP804
351         select CACHE_L2X0
352         select CLKDEV_LOOKUP
353         select CPU_V7
354         select GENERIC_CLOCKEVENTS
355         select HAVE_ARM_SCU
356         select HAVE_SMP
357         select USE_OF
358         help
359           Support for the Calxeda Highbank SoC based boards.
360
361 config ARCH_CLPS711X
362         bool "Cirrus Logic CLPS711x/EP721x-based"
363         select CPU_ARM720T
364         select ARCH_USES_GETTIMEOFFSET
365         select NEED_MACH_MEMORY_H
366         help
367           Support for Cirrus Logic 711x/721x based boards.
368
369 config ARCH_CNS3XXX
370         bool "Cavium Networks CNS3XXX family"
371         select CPU_V6K
372         select GENERIC_CLOCKEVENTS
373         select ARM_GIC
374         select MIGHT_HAVE_CACHE_L2X0
375         select MIGHT_HAVE_PCI
376         select PCI_DOMAINS if PCI
377         help
378           Support for Cavium Networks CNS3XXX platform.
379
380 config ARCH_GEMINI
381         bool "Cortina Systems Gemini"
382         select CPU_FA526
383         select ARCH_REQUIRE_GPIOLIB
384         select ARCH_USES_GETTIMEOFFSET
385         help
386           Support for the Cortina Systems Gemini family SoCs
387
388 config ARCH_PRIMA2
389         bool "CSR SiRFSoC PRIMA2 ARM Cortex A9 Platform"
390         select CPU_V7
391         select NO_IOPORT
392         select GENERIC_CLOCKEVENTS
393         select CLKDEV_LOOKUP
394         select GENERIC_IRQ_CHIP
395         select MIGHT_HAVE_CACHE_L2X0
396         select USE_OF
397         select ZONE_DMA
398         help
399           Support for CSR SiRFSoC ARM Cortex A9 Platform
400
401 config ARCH_EBSA110
402         bool "EBSA-110"
403         select CPU_SA110
404         select ISA
405         select NO_IOPORT
406         select ARCH_USES_GETTIMEOFFSET
407         select NEED_MACH_MEMORY_H
408         help
409           This is an evaluation board for the StrongARM processor available
410           from Digital. It has limited hardware on-board, including an
411           Ethernet interface, two PCMCIA sockets, two serial ports and a
412           parallel port.
413
414 config ARCH_EP93XX
415         bool "EP93xx-based"
416         select CPU_ARM920T
417         select ARM_AMBA
418         select ARM_VIC
419         select CLKDEV_LOOKUP
420         select ARCH_REQUIRE_GPIOLIB
421         select ARCH_HAS_HOLES_MEMORYMODEL
422         select ARCH_USES_GETTIMEOFFSET
423         select NEED_MACH_MEMORY_H
424         help
425           This enables support for the Cirrus EP93xx series of CPUs.
426
427 config ARCH_FOOTBRIDGE
428         bool "FootBridge"
429         select CPU_SA110
430         select FOOTBRIDGE
431         select GENERIC_CLOCKEVENTS
432         select HAVE_IDE
433         select NEED_MACH_MEMORY_H
434         help
435           Support for systems based on the DC21285 companion chip
436           ("FootBridge"), such as the Simtec CATS and the Rebel NetWinder.
437
438 config ARCH_MXC
439         bool "Freescale MXC/iMX-based"
440         select GENERIC_CLOCKEVENTS
441         select ARCH_REQUIRE_GPIOLIB
442         select CLKDEV_LOOKUP
443         select CLKSRC_MMIO
444         select GENERIC_IRQ_CHIP
445         select HAVE_SCHED_CLOCK
446         select MULTI_IRQ_HANDLER
447         help
448           Support for Freescale MXC/iMX-based family of processors
449
450 config ARCH_MXS
451         bool "Freescale MXS-based"
452         select GENERIC_CLOCKEVENTS
453         select ARCH_REQUIRE_GPIOLIB
454         select CLKDEV_LOOKUP
455         select CLKSRC_MMIO
456         select HAVE_CLK_PREPARE
457         help
458           Support for Freescale MXS-based family of processors
459
460 config ARCH_NETX
461         bool "Hilscher NetX based"
462         select CLKSRC_MMIO
463         select CPU_ARM926T
464         select ARM_VIC
465         select GENERIC_CLOCKEVENTS
466         help
467           This enables support for systems based on the Hilscher NetX Soc
468
469 config ARCH_H720X
470         bool "Hynix HMS720x-based"
471         select CPU_ARM720T
472         select ISA_DMA_API
473         select ARCH_USES_GETTIMEOFFSET
474         help
475           This enables support for systems based on the Hynix HMS720x
476
477 config ARCH_IOP13XX
478         bool "IOP13xx-based"
479         depends on MMU
480         select CPU_XSC3
481         select PLAT_IOP
482         select PCI
483         select ARCH_SUPPORTS_MSI
484         select VMSPLIT_1G
485         select NEED_MACH_MEMORY_H
486         select NEED_RET_TO_USER
487         help
488           Support for Intel's IOP13XX (XScale) family of processors.
489
490 config ARCH_IOP32X
491         bool "IOP32x-based"
492         depends on MMU
493         select CPU_XSCALE
494         select NEED_RET_TO_USER
495         select PLAT_IOP
496         select PCI
497         select ARCH_REQUIRE_GPIOLIB
498         help
499           Support for Intel's 80219 and IOP32X (XScale) family of
500           processors.
501
502 config ARCH_IOP33X
503         bool "IOP33x-based"
504         depends on MMU
505         select CPU_XSCALE
506         select NEED_RET_TO_USER
507         select PLAT_IOP
508         select PCI
509         select ARCH_REQUIRE_GPIOLIB
510         help
511           Support for Intel's IOP33X (XScale) family of processors.
512
513 config ARCH_IXP23XX
514         bool "IXP23XX-based"
515         depends on MMU
516         select CPU_XSC3
517         select PCI
518         select ARCH_USES_GETTIMEOFFSET
519         select NEED_MACH_MEMORY_H
520         help
521           Support for Intel's IXP23xx (XScale) family of processors.
522
523 config ARCH_IXP2000
524         bool "IXP2400/2800-based"
525         depends on MMU
526         select CPU_XSCALE
527         select PCI
528         select ARCH_USES_GETTIMEOFFSET
529         select NEED_MACH_MEMORY_H
530         help
531           Support for Intel's IXP2400/2800 (XScale) family of processors.
532
533 config ARCH_IXP4XX
534         bool "IXP4xx-based"
535         depends on MMU
536         select CLKSRC_MMIO
537         select CPU_XSCALE
538         select GENERIC_GPIO
539         select GENERIC_CLOCKEVENTS
540         select HAVE_SCHED_CLOCK
541         select MIGHT_HAVE_PCI
542         select DMABOUNCE if PCI
543         help
544           Support for Intel's IXP4XX (XScale) family of processors.
545
546 config ARCH_DOVE
547         bool "Marvell Dove"
548         select CPU_V7
549         select PCI
550         select ARCH_REQUIRE_GPIOLIB
551         select GENERIC_CLOCKEVENTS
552         select PLAT_ORION
553         help
554           Support for the Marvell Dove SoC 88AP510
555
556 config ARCH_KIRKWOOD
557         bool "Marvell Kirkwood"
558         select CPU_FEROCEON
559         select PCI
560         select ARCH_REQUIRE_GPIOLIB
561         select GENERIC_CLOCKEVENTS
562         select PLAT_ORION
563         help
564           Support for the following Marvell Kirkwood series SoCs:
565           88F6180, 88F6192 and 88F6281.
566
567 config ARCH_LPC32XX
568         bool "NXP LPC32XX"
569         select CLKSRC_MMIO
570         select CPU_ARM926T
571         select ARCH_REQUIRE_GPIOLIB
572         select HAVE_IDE
573         select ARM_AMBA
574         select USB_ARCH_HAS_OHCI
575         select CLKDEV_LOOKUP
576         select GENERIC_CLOCKEVENTS
577         help
578           Support for the NXP LPC32XX family of processors
579
580 config ARCH_MV78XX0
581         bool "Marvell MV78xx0"
582         select CPU_FEROCEON
583         select PCI
584         select ARCH_REQUIRE_GPIOLIB
585         select GENERIC_CLOCKEVENTS
586         select PLAT_ORION
587         help
588           Support for the following Marvell MV78xx0 series SoCs:
589           MV781x0, MV782x0.
590
591 config ARCH_ORION5X
592         bool "Marvell Orion"
593         depends on MMU
594         select CPU_FEROCEON
595         select PCI
596         select ARCH_REQUIRE_GPIOLIB
597         select GENERIC_CLOCKEVENTS
598         select PLAT_ORION
599         help
600           Support for the following Marvell Orion 5x series SoCs:
601           Orion-1 (5181), Orion-VoIP (5181L), Orion-NAS (5182),
602           Orion-2 (5281), Orion-1-90 (6183).
603
604 config ARCH_MMP
605         bool "Marvell PXA168/910/MMP2"
606         depends on MMU
607         select ARCH_REQUIRE_GPIOLIB
608         select CLKDEV_LOOKUP
609         select GENERIC_CLOCKEVENTS
610         select GPIO_PXA
611         select HAVE_SCHED_CLOCK
612         select TICK_ONESHOT
613         select PLAT_PXA
614         select SPARSE_IRQ
615         select GENERIC_ALLOCATOR
616         help
617           Support for Marvell's PXA168/PXA910(MMP) and MMP2 processor line.
618
619 config ARCH_KS8695
620         bool "Micrel/Kendin KS8695"
621         select CPU_ARM922T
622         select ARCH_REQUIRE_GPIOLIB
623         select ARCH_USES_GETTIMEOFFSET
624         select NEED_MACH_MEMORY_H
625         help
626           Support for Micrel/Kendin KS8695 "Centaur" (ARM922T) based
627           System-on-Chip devices.
628
629 config ARCH_W90X900
630         bool "Nuvoton W90X900 CPU"
631         select CPU_ARM926T
632         select ARCH_REQUIRE_GPIOLIB
633         select CLKDEV_LOOKUP
634         select CLKSRC_MMIO
635         select GENERIC_CLOCKEVENTS
636         help
637           Support for Nuvoton (Winbond logic dept.) ARM9 processor,
638           At present, the w90x900 has been renamed nuc900, regarding
639           the ARM series product line, you can login the following
640           link address to know more.
641
642           <http://www.nuvoton.com/hq/enu/ProductAndSales/ProductLines/
643                 ConsumerElectronicsIC/ARMMicrocontroller/ARMMicrocontroller>
644
645 config ARCH_TEGRA
646         bool "NVIDIA Tegra"
647         select CLKDEV_LOOKUP
648         select CLKSRC_MMIO
649         select GENERIC_CLOCKEVENTS
650         select GENERIC_GPIO
651         select HAVE_CLK
652         select HAVE_SCHED_CLOCK
653         select HAVE_SMP
654         select MIGHT_HAVE_CACHE_L2X0
655         select ARCH_HAS_CPUFREQ
656         help
657           This enables support for NVIDIA Tegra based systems (Tegra APX,
658           Tegra 6xx and Tegra 2 series).
659
660 config ARCH_PICOXCELL
661         bool "Picochip picoXcell"
662         select ARCH_REQUIRE_GPIOLIB
663         select ARM_PATCH_PHYS_VIRT
664         select ARM_VIC
665         select CPU_V6K
666         select DW_APB_TIMER
667         select GENERIC_CLOCKEVENTS
668         select GENERIC_GPIO
669         select HAVE_SCHED_CLOCK
670         select HAVE_TCM
671         select NO_IOPORT
672         select SPARSE_IRQ
673         select USE_OF
674         help
675           This enables support for systems based on the Picochip picoXcell
676           family of Femtocell devices.  The picoxcell support requires device tree
677           for all boards.
678
679 config ARCH_PNX4008
680         bool "Philips Nexperia PNX4008 Mobile"
681         select CPU_ARM926T
682         select CLKDEV_LOOKUP
683         select ARCH_USES_GETTIMEOFFSET
684         help
685           This enables support for Philips PNX4008 mobile platform.
686
687 config ARCH_PXA
688         bool "PXA2xx/PXA3xx-based"
689         depends on MMU
690         select ARCH_MTD_XIP
691         select ARCH_HAS_CPUFREQ
692         select CLKDEV_LOOKUP
693         select CLKSRC_MMIO
694         select ARCH_REQUIRE_GPIOLIB
695         select GENERIC_CLOCKEVENTS
696         select GPIO_PXA
697         select HAVE_SCHED_CLOCK
698         select TICK_ONESHOT
699         select PLAT_PXA
700         select SPARSE_IRQ
701         select AUTO_ZRELADDR
702         select MULTI_IRQ_HANDLER
703         select ARM_CPU_SUSPEND if PM
704         select HAVE_IDE
705         help
706           Support for Intel/Marvell's PXA2xx/PXA3xx processor line.
707
708 config ARCH_MSM
709         bool "Qualcomm MSM"
710         select HAVE_CLK
711         select GENERIC_CLOCKEVENTS
712         select ARCH_REQUIRE_GPIOLIB
713         select CLKDEV_LOOKUP
714         help
715           Support for Qualcomm MSM/QSD based systems.  This runs on the
716           apps processor of the MSM/QSD and depends on a shared memory
717           interface to the modem processor which runs the baseband
718           stack and controls some vital subsystems
719           (clock and power control, etc).
720
721 config ARCH_SHMOBILE
722         bool "Renesas SH-Mobile / R-Mobile"
723         select HAVE_CLK
724         select CLKDEV_LOOKUP
725         select HAVE_MACH_CLKDEV
726         select HAVE_SMP
727         select GENERIC_CLOCKEVENTS
728         select MIGHT_HAVE_CACHE_L2X0
729         select NO_IOPORT
730         select SPARSE_IRQ
731         select MULTI_IRQ_HANDLER
732         select PM_GENERIC_DOMAINS if PM
733         select NEED_MACH_MEMORY_H
734         help
735           Support for Renesas's SH-Mobile and R-Mobile ARM platforms.
736
737 config ARCH_RPC
738         bool "RiscPC"
739         select ARCH_ACORN
740         select FIQ
741         select ARCH_MAY_HAVE_PC_FDC
742         select HAVE_PATA_PLATFORM
743         select ISA_DMA_API
744         select NO_IOPORT
745         select ARCH_SPARSEMEM_ENABLE
746         select ARCH_USES_GETTIMEOFFSET
747         select HAVE_IDE
748         select NEED_MACH_MEMORY_H
749         help
750           On the Acorn Risc-PC, Linux can support the internal IDE disk and
751           CD-ROM interface, serial and parallel port, and the floppy drive.
752
753 config ARCH_SA1100
754         bool "SA1100-based"
755         select CLKSRC_MMIO
756         select CPU_SA1100
757         select ISA
758         select ARCH_SPARSEMEM_ENABLE
759         select ARCH_MTD_XIP
760         select ARCH_HAS_CPUFREQ
761         select CPU_FREQ
762         select GENERIC_CLOCKEVENTS
763         select CLKDEV_LOOKUP
764         select HAVE_SCHED_CLOCK
765         select TICK_ONESHOT
766         select ARCH_REQUIRE_GPIOLIB
767         select HAVE_IDE
768         select NEED_MACH_MEMORY_H
769         select SPARSE_IRQ
770         help
771           Support for StrongARM 11x0 based boards.
772
773 config ARCH_S3C24XX
774         bool "Samsung S3C24XX SoCs"
775         select GENERIC_GPIO
776         select ARCH_HAS_CPUFREQ
777         select HAVE_CLK
778         select CLKDEV_LOOKUP
779         select ARCH_USES_GETTIMEOFFSET
780         select HAVE_S3C2410_I2C if I2C
781         select HAVE_S3C_RTC if RTC_CLASS
782         select HAVE_S3C2410_WATCHDOG if WATCHDOG
783         help
784           Samsung S3C2410, S3C2412, S3C2413, S3C2416, S3C2440, S3C2442, S3C2443
785           and S3C2450 SoCs based systems, such as the Simtec Electronics BAST
786           (<http://www.simtec.co.uk/products/EB110ITX/>), the IPAQ 1940 or the
787           Samsung SMDK2410 development board (and derivatives).
788
789 config ARCH_S3C64XX
790         bool "Samsung S3C64XX"
791         select PLAT_SAMSUNG
792         select CPU_V6
793         select ARM_VIC
794         select HAVE_CLK
795         select HAVE_TCM
796         select CLKDEV_LOOKUP
797         select NO_IOPORT
798         select ARCH_USES_GETTIMEOFFSET
799         select ARCH_HAS_CPUFREQ
800         select ARCH_REQUIRE_GPIOLIB
801         select SAMSUNG_CLKSRC
802         select SAMSUNG_IRQ_VIC_TIMER
803         select S3C_GPIO_TRACK
804         select S3C_DEV_NAND
805         select USB_ARCH_HAS_OHCI
806         select SAMSUNG_GPIOLIB_4BIT
807         select HAVE_S3C2410_I2C if I2C
808         select HAVE_S3C2410_WATCHDOG if WATCHDOG
809         help
810           Samsung S3C64XX series based systems
811
812 config ARCH_S5P64X0
813         bool "Samsung S5P6440 S5P6450"
814         select CPU_V6
815         select GENERIC_GPIO
816         select HAVE_CLK
817         select CLKDEV_LOOKUP
818         select CLKSRC_MMIO
819         select HAVE_S3C2410_WATCHDOG if WATCHDOG
820         select GENERIC_CLOCKEVENTS
821         select HAVE_SCHED_CLOCK
822         select HAVE_S3C2410_I2C if I2C
823         select HAVE_S3C_RTC if RTC_CLASS
824         help
825           Samsung S5P64X0 CPU based systems, such as the Samsung SMDK6440,
826           SMDK6450.
827
828 config ARCH_S5PC100
829         bool "Samsung S5PC100"
830         select GENERIC_GPIO
831         select HAVE_CLK
832         select CLKDEV_LOOKUP
833         select CPU_V7
834         select ARCH_USES_GETTIMEOFFSET
835         select HAVE_S3C2410_I2C if I2C
836         select HAVE_S3C_RTC if RTC_CLASS
837         select HAVE_S3C2410_WATCHDOG if WATCHDOG
838         help
839           Samsung S5PC100 series based systems
840
841 config ARCH_S5PV210
842         bool "Samsung S5PV210/S5PC110"
843         select CPU_V7
844         select ARCH_SPARSEMEM_ENABLE
845         select ARCH_HAS_HOLES_MEMORYMODEL
846         select GENERIC_GPIO
847         select HAVE_CLK
848         select CLKDEV_LOOKUP
849         select CLKSRC_MMIO
850         select ARCH_HAS_CPUFREQ
851         select GENERIC_CLOCKEVENTS
852         select HAVE_SCHED_CLOCK
853         select HAVE_S3C2410_I2C if I2C
854         select HAVE_S3C_RTC if RTC_CLASS
855         select HAVE_S3C2410_WATCHDOG if WATCHDOG
856         select NEED_MACH_MEMORY_H
857         help
858           Samsung S5PV210/S5PC110 series based systems
859
860 config ARCH_EXYNOS
861         bool "SAMSUNG EXYNOS"
862         select CPU_V7
863         select ARCH_SPARSEMEM_ENABLE
864         select ARCH_HAS_HOLES_MEMORYMODEL
865         select GENERIC_GPIO
866         select HAVE_CLK
867         select CLKDEV_LOOKUP
868         select ARCH_HAS_CPUFREQ
869         select GENERIC_CLOCKEVENTS
870         select HAVE_S3C_RTC if RTC_CLASS
871         select HAVE_S3C2410_I2C if I2C
872         select HAVE_S3C2410_WATCHDOG if WATCHDOG
873         select NEED_MACH_MEMORY_H
874         help
875           Support for SAMSUNG's EXYNOS SoCs (EXYNOS4/5)
876
877 config ARCH_SHARK
878         bool "Shark"
879         select CPU_SA110
880         select ISA
881         select ISA_DMA
882         select ZONE_DMA
883         select PCI
884         select ARCH_USES_GETTIMEOFFSET
885         select NEED_MACH_MEMORY_H
886         help
887           Support for the StrongARM based Digital DNARD machine, also known
888           as "Shark" (<http://www.shark-linux.de/shark.html>).
889
890 config ARCH_U300
891         bool "ST-Ericsson U300 Series"
892         depends on MMU
893         select CLKSRC_MMIO
894         select CPU_ARM926T
895         select HAVE_SCHED_CLOCK
896         select HAVE_TCM
897         select ARM_AMBA
898         select ARM_PATCH_PHYS_VIRT
899         select ARM_VIC
900         select GENERIC_CLOCKEVENTS
901         select CLKDEV_LOOKUP
902         select HAVE_MACH_CLKDEV
903         select GENERIC_GPIO
904         select ARCH_REQUIRE_GPIOLIB
905         help
906           Support for ST-Ericsson U300 series mobile platforms.
907
908 config ARCH_U8500
909         bool "ST-Ericsson U8500 Series"
910         depends on MMU
911         select CPU_V7
912         select ARM_AMBA
913         select GENERIC_CLOCKEVENTS
914         select CLKDEV_LOOKUP
915         select ARCH_REQUIRE_GPIOLIB
916         select ARCH_HAS_CPUFREQ
917         select HAVE_SMP
918         select MIGHT_HAVE_CACHE_L2X0
919         help
920           Support for ST-Ericsson's Ux500 architecture
921
922 config ARCH_NOMADIK
923         bool "STMicroelectronics Nomadik"
924         select ARM_AMBA
925         select ARM_VIC
926         select CPU_ARM926T
927         select CLKDEV_LOOKUP
928         select GENERIC_CLOCKEVENTS
929         select MIGHT_HAVE_CACHE_L2X0
930         select ARCH_REQUIRE_GPIOLIB
931         help
932           Support for the Nomadik platform by ST-Ericsson
933
934 config ARCH_DAVINCI
935         bool "TI DaVinci"
936         select GENERIC_CLOCKEVENTS
937         select ARCH_REQUIRE_GPIOLIB
938         select ZONE_DMA
939         select HAVE_IDE
940         select CLKDEV_LOOKUP
941         select GENERIC_ALLOCATOR
942         select GENERIC_IRQ_CHIP
943         select ARCH_HAS_HOLES_MEMORYMODEL
944         help
945           Support for TI's DaVinci platform.
946
947 config ARCH_OMAP
948         bool "TI OMAP"
949         select HAVE_CLK
950         select ARCH_REQUIRE_GPIOLIB
951         select ARCH_HAS_CPUFREQ
952         select CLKSRC_MMIO
953         select GENERIC_CLOCKEVENTS
954         select HAVE_SCHED_CLOCK
955         select ARCH_HAS_HOLES_MEMORYMODEL
956         help
957           Support for TI's OMAP platform (OMAP1/2/3/4).
958
959 config PLAT_SPEAR
960         bool "ST SPEAr"
961         select ARM_AMBA
962         select ARCH_REQUIRE_GPIOLIB
963         select CLKDEV_LOOKUP
964         select CLKSRC_MMIO
965         select GENERIC_CLOCKEVENTS
966         select HAVE_CLK
967         help
968           Support for ST's SPEAr platform (SPEAr3xx, SPEAr6xx and SPEAr13xx).
969
970 config ARCH_VT8500
971         bool "VIA/WonderMedia 85xx"
972         select CPU_ARM926T
973         select GENERIC_GPIO
974         select ARCH_HAS_CPUFREQ
975         select GENERIC_CLOCKEVENTS
976         select ARCH_REQUIRE_GPIOLIB
977         select HAVE_PWM
978         help
979           Support for VIA/WonderMedia VT8500/WM85xx System-on-Chip.
980
981 config ARCH_ZYNQ
982         bool "Xilinx Zynq ARM Cortex A9 Platform"
983         select CPU_V7
984         select GENERIC_CLOCKEVENTS
985         select CLKDEV_LOOKUP
986         select ARM_GIC
987         select ARM_AMBA
988         select ICST
989         select MIGHT_HAVE_CACHE_L2X0
990         select USE_OF
991         help
992           Support for Xilinx Zynq ARM Cortex A9 Platform
993 endchoice
994
995 #
996 # This is sorted alphabetically by mach-* pathname.  However, plat-*
997 # Kconfigs may be included either alphabetically (according to the
998 # plat- suffix) or along side the corresponding mach-* source.
999 #
1000 source "arch/arm/mach-at91/Kconfig"
1001
1002 source "arch/arm/mach-bcmring/Kconfig"
1003
1004 source "arch/arm/mach-clps711x/Kconfig"
1005
1006 source "arch/arm/mach-cns3xxx/Kconfig"
1007
1008 source "arch/arm/mach-davinci/Kconfig"
1009
1010 source "arch/arm/mach-dove/Kconfig"
1011
1012 source "arch/arm/mach-ep93xx/Kconfig"
1013
1014 source "arch/arm/mach-footbridge/Kconfig"
1015
1016 source "arch/arm/mach-gemini/Kconfig"
1017
1018 source "arch/arm/mach-h720x/Kconfig"
1019
1020 source "arch/arm/mach-integrator/Kconfig"
1021
1022 source "arch/arm/mach-iop32x/Kconfig"
1023
1024 source "arch/arm/mach-iop33x/Kconfig"
1025
1026 source "arch/arm/mach-iop13xx/Kconfig"
1027
1028 source "arch/arm/mach-ixp4xx/Kconfig"
1029
1030 source "arch/arm/mach-ixp2000/Kconfig"
1031
1032 source "arch/arm/mach-ixp23xx/Kconfig"
1033
1034 source "arch/arm/mach-kirkwood/Kconfig"
1035
1036 source "arch/arm/mach-ks8695/Kconfig"
1037
1038 source "arch/arm/mach-lpc32xx/Kconfig"
1039
1040 source "arch/arm/mach-msm/Kconfig"
1041
1042 source "arch/arm/mach-mv78xx0/Kconfig"
1043
1044 source "arch/arm/plat-mxc/Kconfig"
1045
1046 source "arch/arm/mach-mxs/Kconfig"
1047
1048 source "arch/arm/mach-netx/Kconfig"
1049
1050 source "arch/arm/mach-nomadik/Kconfig"
1051 source "arch/arm/plat-nomadik/Kconfig"
1052
1053 source "arch/arm/plat-omap/Kconfig"
1054
1055 source "arch/arm/mach-omap1/Kconfig"
1056
1057 source "arch/arm/mach-omap2/Kconfig"
1058
1059 source "arch/arm/mach-orion5x/Kconfig"
1060
1061 source "arch/arm/mach-pxa/Kconfig"
1062 source "arch/arm/plat-pxa/Kconfig"
1063
1064 source "arch/arm/mach-mmp/Kconfig"
1065
1066 source "arch/arm/mach-realview/Kconfig"
1067
1068 source "arch/arm/mach-sa1100/Kconfig"
1069
1070 source "arch/arm/plat-samsung/Kconfig"
1071 source "arch/arm/plat-s3c24xx/Kconfig"
1072 source "arch/arm/plat-s5p/Kconfig"
1073
1074 source "arch/arm/plat-spear/Kconfig"
1075
1076 source "arch/arm/mach-s3c24xx/Kconfig"
1077 if ARCH_S3C24XX
1078 source "arch/arm/mach-s3c2412/Kconfig"
1079 source "arch/arm/mach-s3c2440/Kconfig"
1080 endif
1081
1082 if ARCH_S3C64XX
1083 source "arch/arm/mach-s3c64xx/Kconfig"
1084 endif
1085
1086 source "arch/arm/mach-s5p64x0/Kconfig"
1087
1088 source "arch/arm/mach-s5pc100/Kconfig"
1089
1090 source "arch/arm/mach-s5pv210/Kconfig"
1091
1092 source "arch/arm/mach-exynos/Kconfig"
1093
1094 source "arch/arm/mach-shmobile/Kconfig"
1095
1096 source "arch/arm/mach-tegra/Kconfig"
1097
1098 source "arch/arm/mach-u300/Kconfig"
1099
1100 source "arch/arm/mach-ux500/Kconfig"
1101
1102 source "arch/arm/mach-versatile/Kconfig"
1103
1104 source "arch/arm/mach-vexpress/Kconfig"
1105 source "arch/arm/plat-versatile/Kconfig"
1106
1107 source "arch/arm/mach-vt8500/Kconfig"
1108
1109 source "arch/arm/mach-w90x900/Kconfig"
1110
1111 # Definitions to make life easier
1112 config ARCH_ACORN
1113         bool
1114
1115 config PLAT_IOP
1116         bool
1117         select GENERIC_CLOCKEVENTS
1118         select HAVE_SCHED_CLOCK
1119
1120 config PLAT_ORION
1121         bool
1122         select CLKSRC_MMIO
1123         select GENERIC_IRQ_CHIP
1124         select HAVE_SCHED_CLOCK
1125
1126 config PLAT_PXA
1127         bool
1128
1129 config PLAT_VERSATILE
1130         bool
1131
1132 config ARM_TIMER_SP804
1133         bool
1134         select CLKSRC_MMIO
1135         select HAVE_SCHED_CLOCK
1136
1137 source arch/arm/mm/Kconfig
1138
1139 config ARM_NR_BANKS
1140         int
1141         default 16 if ARCH_EP93XX
1142         default 8
1143
1144 config IWMMXT
1145         bool "Enable iWMMXt support"
1146         depends on CPU_XSCALE || CPU_XSC3 || CPU_MOHAWK || CPU_PJ4
1147         default y if PXA27x || PXA3xx || PXA95x || ARCH_MMP
1148         help
1149           Enable support for iWMMXt context switching at run time if
1150           running on a CPU that supports it.
1151
1152 config XSCALE_PMU
1153         bool
1154         depends on CPU_XSCALE
1155         default y
1156
1157 config CPU_HAS_PMU
1158         depends on (CPU_V6 || CPU_V6K || CPU_V7 || XSCALE_PMU) && \
1159                    (!ARCH_OMAP3 || OMAP3_EMU)
1160         default y
1161         bool
1162
1163 config MULTI_IRQ_HANDLER
1164         bool
1165         help
1166           Allow each machine to specify it's own IRQ handler at run time.
1167
1168 if !MMU
1169 source "arch/arm/Kconfig-nommu"
1170 endif
1171
1172 config ARM_ERRATA_411920
1173         bool "ARM errata: Invalidation of the Instruction Cache operation can fail"
1174         depends on CPU_V6 || CPU_V6K
1175         help
1176           Invalidation of the Instruction Cache operation can
1177           fail. This erratum is present in 1136 (before r1p4), 1156 and 1176.
1178           It does not affect the MPCore. This option enables the ARM Ltd.
1179           recommended workaround.
1180
1181 config ARM_ERRATA_430973
1182         bool "ARM errata: Stale prediction on replaced interworking branch"
1183         depends on CPU_V7
1184         help
1185           This option enables the workaround for the 430973 Cortex-A8
1186           (r1p0..r1p2) erratum. If a code sequence containing an ARM/Thumb
1187           interworking branch is replaced with another code sequence at the
1188           same virtual address, whether due to self-modifying code or virtual
1189           to physical address re-mapping, Cortex-A8 does not recover from the
1190           stale interworking branch prediction. This results in Cortex-A8
1191           executing the new code sequence in the incorrect ARM or Thumb state.
1192           The workaround enables the BTB/BTAC operations by setting ACTLR.IBE
1193           and also flushes the branch target cache at every context switch.
1194           Note that setting specific bits in the ACTLR register may not be
1195           available in non-secure mode.
1196
1197 config ARM_ERRATA_458693
1198         bool "ARM errata: Processor deadlock when a false hazard is created"
1199         depends on CPU_V7
1200         help
1201           This option enables the workaround for the 458693 Cortex-A8 (r2p0)
1202           erratum. For very specific sequences of memory operations, it is
1203           possible for a hazard condition intended for a cache line to instead
1204           be incorrectly associated with a different cache line. This false
1205           hazard might then cause a processor deadlock. The workaround enables
1206           the L1 caching of the NEON accesses and disables the PLD instruction
1207           in the ACTLR register. Note that setting specific bits in the ACTLR
1208           register may not be available in non-secure mode.
1209
1210 config ARM_ERRATA_460075
1211         bool "ARM errata: Data written to the L2 cache can be overwritten with stale data"
1212         depends on CPU_V7
1213         help
1214           This option enables the workaround for the 460075 Cortex-A8 (r2p0)
1215           erratum. Any asynchronous access to the L2 cache may encounter a
1216           situation in which recent store transactions to the L2 cache are lost
1217           and overwritten with stale memory contents from external memory. The
1218           workaround disables the write-allocate mode for the L2 cache via the
1219           ACTLR register. Note that setting specific bits in the ACTLR register
1220           may not be available in non-secure mode.
1221
1222 config ARM_ERRATA_742230
1223         bool "ARM errata: DMB operation may be faulty"
1224         depends on CPU_V7 && SMP
1225         help
1226           This option enables the workaround for the 742230 Cortex-A9
1227           (r1p0..r2p2) erratum. Under rare circumstances, a DMB instruction
1228           between two write operations may not ensure the correct visibility
1229           ordering of the two writes. This workaround sets a specific bit in
1230           the diagnostic register of the Cortex-A9 which causes the DMB
1231           instruction to behave as a DSB, ensuring the correct behaviour of
1232           the two writes.
1233
1234 config ARM_ERRATA_742231
1235         bool "ARM errata: Incorrect hazard handling in the SCU may lead to data corruption"
1236         depends on CPU_V7 && SMP
1237         help
1238           This option enables the workaround for the 742231 Cortex-A9
1239           (r2p0..r2p2) erratum. Under certain conditions, specific to the
1240           Cortex-A9 MPCore micro-architecture, two CPUs working in SMP mode,
1241           accessing some data located in the same cache line, may get corrupted
1242           data due to bad handling of the address hazard when the line gets
1243           replaced from one of the CPUs at the same time as another CPU is
1244           accessing it. This workaround sets specific bits in the diagnostic
1245           register of the Cortex-A9 which reduces the linefill issuing
1246           capabilities of the processor.
1247
1248 config PL310_ERRATA_588369
1249         bool "PL310 errata: Clean & Invalidate maintenance operations do not invalidate clean lines"
1250         depends on CACHE_L2X0
1251         help
1252            The PL310 L2 cache controller implements three types of Clean &
1253            Invalidate maintenance operations: by Physical Address
1254            (offset 0x7F0), by Index/Way (0x7F8) and by Way (0x7FC).
1255            They are architecturally defined to behave as the execution of a
1256            clean operation followed immediately by an invalidate operation,
1257            both performing to the same memory location. This functionality
1258            is not correctly implemented in PL310 as clean lines are not
1259            invalidated as a result of these operations.
1260
1261 config ARM_ERRATA_720789
1262         bool "ARM errata: TLBIASIDIS and TLBIMVAIS operations can broadcast a faulty ASID"
1263         depends on CPU_V7
1264         help
1265           This option enables the workaround for the 720789 Cortex-A9 (prior to
1266           r2p0) erratum. A faulty ASID can be sent to the other CPUs for the
1267           broadcasted CP15 TLB maintenance operations TLBIASIDIS and TLBIMVAIS.
1268           As a consequence of this erratum, some TLB entries which should be
1269           invalidated are not, resulting in an incoherency in the system page
1270           tables. The workaround changes the TLB flushing routines to invalidate
1271           entries regardless of the ASID.
1272
1273 config PL310_ERRATA_727915
1274         bool "PL310 errata: Background Clean & Invalidate by Way operation can cause data corruption"
1275         depends on CACHE_L2X0
1276         help
1277           PL310 implements the Clean & Invalidate by Way L2 cache maintenance
1278           operation (offset 0x7FC). This operation runs in background so that
1279           PL310 can handle normal accesses while it is in progress. Under very
1280           rare circumstances, due to this erratum, write data can be lost when
1281           PL310 treats a cacheable write transaction during a Clean &
1282           Invalidate by Way operation.
1283
1284 config ARM_ERRATA_743622
1285         bool "ARM errata: Faulty hazard checking in the Store Buffer may lead to data corruption"
1286         depends on CPU_V7
1287         help
1288           This option enables the workaround for the 743622 Cortex-A9
1289           (r2p*) erratum. Under very rare conditions, a faulty
1290           optimisation in the Cortex-A9 Store Buffer may lead to data
1291           corruption. This workaround sets a specific bit in the diagnostic
1292           register of the Cortex-A9 which disables the Store Buffer
1293           optimisation, preventing the defect from occurring. This has no
1294           visible impact on the overall performance or power consumption of the
1295           processor.
1296
1297 config ARM_ERRATA_751472
1298         bool "ARM errata: Interrupted ICIALLUIS may prevent completion of broadcasted operation"
1299         depends on CPU_V7
1300         help
1301           This option enables the workaround for the 751472 Cortex-A9 (prior
1302           to r3p0) erratum. An interrupted ICIALLUIS operation may prevent the
1303           completion of a following broadcasted operation if the second
1304           operation is received by a CPU before the ICIALLUIS has completed,
1305           potentially leading to corrupted entries in the cache or TLB.
1306
1307 config PL310_ERRATA_753970
1308         bool "PL310 errata: cache sync operation may be faulty"
1309         depends on CACHE_PL310
1310         help
1311           This option enables the workaround for the 753970 PL310 (r3p0) erratum.
1312
1313           Under some condition the effect of cache sync operation on
1314           the store buffer still remains when the operation completes.
1315           This means that the store buffer is always asked to drain and
1316           this prevents it from merging any further writes. The workaround
1317           is to replace the normal offset of cache sync operation (0x730)
1318           by another offset targeting an unmapped PL310 register 0x740.
1319           This has the same effect as the cache sync operation: store buffer
1320           drain and waiting for all buffers empty.
1321
1322 config ARM_ERRATA_754322
1323         bool "ARM errata: possible faulty MMU translations following an ASID switch"
1324         depends on CPU_V7
1325         help
1326           This option enables the workaround for the 754322 Cortex-A9 (r2p*,
1327           r3p*) erratum. A speculative memory access may cause a page table walk
1328           which starts prior to an ASID switch but completes afterwards. This
1329           can populate the micro-TLB with a stale entry which may be hit with
1330           the new ASID. This workaround places two dsb instructions in the mm
1331           switching code so that no page table walks can cross the ASID switch.
1332
1333 config ARM_ERRATA_754327
1334         bool "ARM errata: no automatic Store Buffer drain"
1335         depends on CPU_V7 && SMP
1336         help
1337           This option enables the workaround for the 754327 Cortex-A9 (prior to
1338           r2p0) erratum. The Store Buffer does not have any automatic draining
1339           mechanism and therefore a livelock may occur if an external agent
1340           continuously polls a memory location waiting to observe an update.
1341           This workaround defines cpu_relax() as smp_mb(), preventing correctly
1342           written polling loops from denying visibility of updates to memory.
1343
1344 config ARM_ERRATA_364296
1345         bool "ARM errata: Possible cache data corruption with hit-under-miss enabled"
1346         depends on CPU_V6 && !SMP
1347         help
1348           This options enables the workaround for the 364296 ARM1136
1349           r0p2 erratum (possible cache data corruption with
1350           hit-under-miss enabled). It sets the undocumented bit 31 in
1351           the auxiliary control register and the FI bit in the control
1352           register, thus disabling hit-under-miss without putting the
1353           processor into full low interrupt latency mode. ARM11MPCore
1354           is not affected.
1355
1356 config ARM_ERRATA_764369
1357         bool "ARM errata: Data cache line maintenance operation by MVA may not succeed"
1358         depends on CPU_V7 && SMP
1359         help
1360           This option enables the workaround for erratum 764369
1361           affecting Cortex-A9 MPCore with two or more processors (all
1362           current revisions). Under certain timing circumstances, a data
1363           cache line maintenance operation by MVA targeting an Inner
1364           Shareable memory region may fail to proceed up to either the
1365           Point of Coherency or to the Point of Unification of the
1366           system. This workaround adds a DSB instruction before the
1367           relevant cache maintenance functions and sets a specific bit
1368           in the diagnostic control register of the SCU.
1369
1370 config PL310_ERRATA_769419
1371         bool "PL310 errata: no automatic Store Buffer drain"
1372         depends on CACHE_L2X0
1373         help
1374           On revisions of the PL310 prior to r3p2, the Store Buffer does
1375           not automatically drain. This can cause normal, non-cacheable
1376           writes to be retained when the memory system is idle, leading
1377           to suboptimal I/O performance for drivers using coherent DMA.
1378           This option adds a write barrier to the cpu_idle loop so that,
1379           on systems with an outer cache, the store buffer is drained
1380           explicitly.
1381
1382 endmenu
1383
1384 source "arch/arm/common/Kconfig"
1385
1386 menu "Bus support"
1387
1388 config ARM_AMBA
1389         bool
1390
1391 config ISA
1392         bool
1393         help
1394           Find out whether you have ISA slots on your motherboard.  ISA is the
1395           name of a bus system, i.e. the way the CPU talks to the other stuff
1396           inside your box.  Other bus systems are PCI, EISA, MicroChannel
1397           (MCA) or VESA.  ISA is an older system, now being displaced by PCI;
1398           newer boards don't support it.  If you have ISA, say Y, otherwise N.
1399
1400 # Select ISA DMA controller support
1401 config ISA_DMA
1402         bool
1403         select ISA_DMA_API
1404
1405 # Select ISA DMA interface
1406 config ISA_DMA_API
1407         bool
1408
1409 config PCI
1410         bool "PCI support" if MIGHT_HAVE_PCI
1411         help
1412           Find out whether you have a PCI motherboard. PCI is the name of a
1413           bus system, i.e. the way the CPU talks to the other stuff inside
1414           your box. Other bus systems are ISA, EISA, MicroChannel (MCA) or
1415           VESA. If you have PCI, say Y, otherwise N.
1416
1417 config PCI_DOMAINS
1418         bool
1419         depends on PCI
1420
1421 config PCI_NANOENGINE
1422         bool "BSE nanoEngine PCI support"
1423         depends on SA1100_NANOENGINE
1424         help
1425           Enable PCI on the BSE nanoEngine board.
1426
1427 config PCI_SYSCALL
1428         def_bool PCI
1429
1430 # Select the host bridge type
1431 config PCI_HOST_VIA82C505
1432         bool
1433         depends on PCI && ARCH_SHARK
1434         default y
1435
1436 config PCI_HOST_ITE8152
1437         bool
1438         depends on PCI && MACH_ARMCORE
1439         default y
1440         select DMABOUNCE
1441
1442 source "drivers/pci/Kconfig"
1443
1444 source "drivers/pcmcia/Kconfig"
1445
1446 endmenu
1447
1448 menu "Kernel Features"
1449
1450 source "kernel/time/Kconfig"
1451
1452 config HAVE_SMP
1453         bool
1454         help
1455           This option should be selected by machines which have an SMP-
1456           capable CPU.
1457
1458           The only effect of this option is to make the SMP-related
1459           options available to the user for configuration.
1460
1461 config SMP
1462         bool "Symmetric Multi-Processing"
1463         depends on CPU_V6K || CPU_V7
1464         depends on GENERIC_CLOCKEVENTS
1465         depends on HAVE_SMP
1466         depends on MMU
1467         select USE_GENERIC_SMP_HELPERS
1468         select HAVE_ARM_SCU if !ARCH_MSM_SCORPIONMP
1469         help
1470           This enables support for systems with more than one CPU. If you have
1471           a system with only one CPU, like most personal computers, say N. If
1472           you have a system with more than one CPU, say Y.
1473
1474           If you say N here, the kernel will run on single and multiprocessor
1475           machines, but will use only one CPU of a multiprocessor machine. If
1476           you say Y here, the kernel will run on many, but not all, single
1477           processor machines. On a single processor machine, the kernel will
1478           run faster if you say N here.
1479
1480           See also <file:Documentation/x86/i386/IO-APIC.txt>,
1481           <file:Documentation/nmi_watchdog.txt> and the SMP-HOWTO available at
1482           <http://tldp.org/HOWTO/SMP-HOWTO.html>.
1483
1484           If you don't know what to do here, say N.
1485
1486 config SMP_ON_UP
1487         bool "Allow booting SMP kernel on uniprocessor systems (EXPERIMENTAL)"
1488         depends on EXPERIMENTAL
1489         depends on SMP && !XIP_KERNEL
1490         default y
1491         help
1492           SMP kernels contain instructions which fail on non-SMP processors.
1493           Enabling this option allows the kernel to modify itself to make
1494           these instructions safe.  Disabling it allows about 1K of space
1495           savings.
1496
1497           If you don't know what to do here, say Y.
1498
1499 config ARM_CPU_TOPOLOGY
1500         bool "Support cpu topology definition"
1501         depends on SMP && CPU_V7
1502         default y
1503         help
1504           Support ARM cpu topology definition. The MPIDR register defines
1505           affinity between processors which is then used to describe the cpu
1506           topology of an ARM System.
1507
1508 config SCHED_MC
1509         bool "Multi-core scheduler support"
1510         depends on ARM_CPU_TOPOLOGY
1511         help
1512           Multi-core scheduler support improves the CPU scheduler's decision
1513           making when dealing with multi-core CPU chips at a cost of slightly
1514           increased overhead in some places. If unsure say N here.
1515
1516 config SCHED_SMT
1517         bool "SMT scheduler support"
1518         depends on ARM_CPU_TOPOLOGY
1519         help
1520           Improves the CPU scheduler's decision making when dealing with
1521           MultiThreading at a cost of slightly increased overhead in some
1522           places. If unsure say N here.
1523
1524 config HAVE_ARM_SCU
1525         bool
1526         help
1527           This option enables support for the ARM system coherency unit
1528
1529 config HAVE_ARM_TWD
1530         bool
1531         depends on SMP
1532         select TICK_ONESHOT
1533         help
1534           This options enables support for the ARM timer and watchdog unit
1535
1536 choice
1537         prompt "Memory split"
1538         default VMSPLIT_3G
1539         help
1540           Select the desired split between kernel and user memory.
1541
1542           If you are not absolutely sure what you are doing, leave this
1543           option alone!
1544
1545         config VMSPLIT_3G
1546                 bool "3G/1G user/kernel split"
1547         config VMSPLIT_2G
1548                 bool "2G/2G user/kernel split"
1549         config VMSPLIT_1G
1550                 bool "1G/3G user/kernel split"
1551 endchoice
1552
1553 config PAGE_OFFSET
1554         hex
1555         default 0x40000000 if VMSPLIT_1G
1556         default 0x80000000 if VMSPLIT_2G
1557         default 0xC0000000
1558
1559 config NR_CPUS
1560         int "Maximum number of CPUs (2-32)"
1561         range 2 32
1562         depends on SMP
1563         default "4"
1564
1565 config HOTPLUG_CPU
1566         bool "Support for hot-pluggable CPUs (EXPERIMENTAL)"
1567         depends on SMP && HOTPLUG && EXPERIMENTAL
1568         help
1569           Say Y here to experiment with turning CPUs off and on.  CPUs
1570           can be controlled through /sys/devices/system/cpu.
1571
1572 config LOCAL_TIMERS
1573         bool "Use local timer interrupts"
1574         depends on SMP
1575         default y
1576         select HAVE_ARM_TWD if (!ARCH_MSM_SCORPIONMP && !EXYNOS4_MCT)
1577         help
1578           Enable support for local timers on SMP platforms, rather then the
1579           legacy IPI broadcast method.  Local timers allows the system
1580           accounting to be spread across the timer interval, preventing a
1581           "thundering herd" at every timer tick.
1582
1583 config ARCH_NR_GPIO
1584         int
1585         default 1024 if ARCH_SHMOBILE || ARCH_TEGRA
1586         default 355 if ARCH_U8500
1587         default 264 if MACH_H4700
1588         default 0
1589         help
1590           Maximum number of GPIOs in the system.
1591
1592           If unsure, leave the default value.
1593
1594 source kernel/Kconfig.preempt
1595
1596 config HZ
1597         int
1598         default 200 if ARCH_EBSA110 || ARCH_S3C24XX || ARCH_S5P64X0 || \
1599                 ARCH_S5PV210 || ARCH_EXYNOS4
1600         default OMAP_32K_TIMER_HZ if ARCH_OMAP && OMAP_32K_TIMER
1601         default AT91_TIMER_HZ if ARCH_AT91
1602         default SHMOBILE_TIMER_HZ if ARCH_SHMOBILE
1603         default 100
1604
1605 config THUMB2_KERNEL
1606         bool "Compile the kernel in Thumb-2 mode (EXPERIMENTAL)"
1607         depends on CPU_V7 && !CPU_V6 && !CPU_V6K && EXPERIMENTAL
1608         select AEABI
1609         select ARM_ASM_UNIFIED
1610         select ARM_UNWIND
1611         help
1612           By enabling this option, the kernel will be compiled in
1613           Thumb-2 mode. A compiler/assembler that understand the unified
1614           ARM-Thumb syntax is needed.
1615
1616           If unsure, say N.
1617
1618 config THUMB2_AVOID_R_ARM_THM_JUMP11
1619         bool "Work around buggy Thumb-2 short branch relocations in gas"
1620         depends on THUMB2_KERNEL && MODULES
1621         default y
1622         help
1623           Various binutils versions can resolve Thumb-2 branches to
1624           locally-defined, preemptible global symbols as short-range "b.n"
1625           branch instructions.
1626
1627           This is a problem, because there's no guarantee the final
1628           destination of the symbol, or any candidate locations for a
1629           trampoline, are within range of the branch.  For this reason, the
1630           kernel does not support fixing up the R_ARM_THM_JUMP11 (102)
1631           relocation in modules at all, and it makes little sense to add
1632           support.
1633
1634           The symptom is that the kernel fails with an "unsupported
1635           relocation" error when loading some modules.
1636
1637           Until fixed tools are available, passing
1638           -fno-optimize-sibling-calls to gcc should prevent gcc generating
1639           code which hits this problem, at the cost of a bit of extra runtime
1640           stack usage in some cases.
1641
1642           The problem is described in more detail at:
1643               https://bugs.launchpad.net/binutils-linaro/+bug/725126
1644
1645           Only Thumb-2 kernels are affected.
1646
1647           Unless you are sure your tools don't have this problem, say Y.
1648
1649 config ARM_ASM_UNIFIED
1650         bool
1651
1652 config AEABI
1653         bool "Use the ARM EABI to compile the kernel"
1654         help
1655           This option allows for the kernel to be compiled using the latest
1656           ARM ABI (aka EABI).  This is only useful if you are using a user
1657           space environment that is also compiled with EABI.
1658
1659           Since there are major incompatibilities between the legacy ABI and
1660           EABI, especially with regard to structure member alignment, this
1661           option also changes the kernel syscall calling convention to
1662           disambiguate both ABIs and allow for backward compatibility support
1663           (selected with CONFIG_OABI_COMPAT).
1664
1665           To use this you need GCC version 4.0.0 or later.
1666
1667 config OABI_COMPAT
1668         bool "Allow old ABI binaries to run with this kernel (EXPERIMENTAL)"
1669         depends on AEABI && EXPERIMENTAL && !THUMB2_KERNEL
1670         default y
1671         help
1672           This option preserves the old syscall interface along with the
1673           new (ARM EABI) one. It also provides a compatibility layer to
1674           intercept syscalls that have structure arguments which layout
1675           in memory differs between the legacy ABI and the new ARM EABI
1676           (only for non "thumb" binaries). This option adds a tiny
1677           overhead to all syscalls and produces a slightly larger kernel.
1678           If you know you'll be using only pure EABI user space then you
1679           can say N here. If this option is not selected and you attempt
1680           to execute a legacy ABI binary then the result will be
1681           UNPREDICTABLE (in fact it can be predicted that it won't work
1682           at all). If in doubt say Y.
1683
1684 config ARCH_HAS_HOLES_MEMORYMODEL
1685         bool
1686
1687 config ARCH_SPARSEMEM_ENABLE
1688         bool
1689
1690 config ARCH_SPARSEMEM_DEFAULT
1691         def_bool ARCH_SPARSEMEM_ENABLE
1692
1693 config ARCH_SELECT_MEMORY_MODEL
1694         def_bool ARCH_SPARSEMEM_ENABLE
1695
1696 config HAVE_ARCH_PFN_VALID
1697         def_bool ARCH_HAS_HOLES_MEMORYMODEL || !SPARSEMEM
1698
1699 config HIGHMEM
1700         bool "High Memory Support"
1701         depends on MMU
1702         help
1703           The address space of ARM processors is only 4 Gigabytes large
1704           and it has to accommodate user address space, kernel address
1705           space as well as some memory mapped IO. That means that, if you
1706           have a large amount of physical memory and/or IO, not all of the
1707           memory can be "permanently mapped" by the kernel. The physical
1708           memory that is not permanently mapped is called "high memory".
1709
1710           Depending on the selected kernel/user memory split, minimum
1711           vmalloc space and actual amount of RAM, you may not need this
1712           option which should result in a slightly faster kernel.
1713
1714           If unsure, say n.
1715
1716 config HIGHPTE
1717         bool "Allocate 2nd-level pagetables from highmem"
1718         depends on HIGHMEM
1719
1720 config HW_PERF_EVENTS
1721         bool "Enable hardware performance counter support for perf events"
1722         depends on PERF_EVENTS && CPU_HAS_PMU
1723         default y
1724         help
1725           Enable hardware performance counter support for perf events. If
1726           disabled, perf events will use software events only.
1727
1728 source "mm/Kconfig"
1729
1730 config FORCE_MAX_ZONEORDER
1731         int "Maximum zone order" if ARCH_SHMOBILE
1732         range 11 64 if ARCH_SHMOBILE
1733         default "9" if SA1111
1734         default "11"
1735         help
1736           The kernel memory allocator divides physically contiguous memory
1737           blocks into "zones", where each zone is a power of two number of
1738           pages.  This option selects the largest power of two that the kernel
1739           keeps in the memory allocator.  If you need to allocate very large
1740           blocks of physically contiguous memory, then you may need to
1741           increase this value.
1742
1743           This config option is actually maximum order plus one. For example,
1744           a value of 11 means that the largest free memory block is 2^10 pages.
1745
1746 config LEDS
1747         bool "Timer and CPU usage LEDs"
1748         depends on ARCH_CDB89712 || ARCH_EBSA110 || \
1749                    ARCH_EBSA285 || ARCH_INTEGRATOR || \
1750                    ARCH_LUBBOCK || MACH_MAINSTONE || ARCH_NETWINDER || \
1751                    ARCH_OMAP || ARCH_P720T || ARCH_PXA_IDP || \
1752                    ARCH_SA1100 || ARCH_SHARK || ARCH_VERSATILE || \
1753                    ARCH_AT91 || ARCH_DAVINCI || \
1754                    ARCH_KS8695 || MACH_RD88F5182 || ARCH_REALVIEW
1755         help
1756           If you say Y here, the LEDs on your machine will be used
1757           to provide useful information about your current system status.
1758
1759           If you are compiling a kernel for a NetWinder or EBSA-285, you will
1760           be able to select which LEDs are active using the options below. If
1761           you are compiling a kernel for the EBSA-110 or the LART however, the
1762           red LED will simply flash regularly to indicate that the system is
1763           still functional. It is safe to say Y here if you have a CATS
1764           system, but the driver will do nothing.
1765
1766 config LEDS_TIMER
1767         bool "Timer LED" if (!ARCH_CDB89712 && !ARCH_OMAP) || \
1768                             OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1769                             || MACH_OMAP_PERSEUS2
1770         depends on LEDS
1771         depends on !GENERIC_CLOCKEVENTS
1772         default y if ARCH_EBSA110
1773         help
1774           If you say Y here, one of the system LEDs (the green one on the
1775           NetWinder, the amber one on the EBSA285, or the red one on the LART)
1776           will flash regularly to indicate that the system is still
1777           operational. This is mainly useful to kernel hackers who are
1778           debugging unstable kernels.
1779
1780           The LART uses the same LED for both Timer LED and CPU usage LED
1781           functions. You may choose to use both, but the Timer LED function
1782           will overrule the CPU usage LED.
1783
1784 config LEDS_CPU
1785         bool "CPU usage LED" if (!ARCH_CDB89712 && !ARCH_EBSA110 && \
1786                         !ARCH_OMAP) \
1787                         || OMAP_OSK_MISTRAL || MACH_OMAP_H2 \
1788                         || MACH_OMAP_PERSEUS2
1789         depends on LEDS
1790         help
1791           If you say Y here, the red LED will be used to give a good real
1792           time indication of CPU usage, by lighting whenever the idle task
1793           is not currently executing.
1794
1795           The LART uses the same LED for both Timer LED and CPU usage LED
1796           functions. You may choose to use both, but the Timer LED function
1797           will overrule the CPU usage LED.
1798
1799 config ALIGNMENT_TRAP
1800         bool
1801         depends on CPU_CP15_MMU
1802         default y if !ARCH_EBSA110
1803         select HAVE_PROC_CPU if PROC_FS
1804         help
1805           ARM processors cannot fetch/store information which is not
1806           naturally aligned on the bus, i.e., a 4 byte fetch must start at an
1807           address divisible by 4. On 32-bit ARM processors, these non-aligned
1808           fetch/store instructions will be emulated in software if you say
1809           here, which has a severe performance impact. This is necessary for
1810           correct operation of some network protocols. With an IP-only
1811           configuration it is safe to say N, otherwise say Y.
1812
1813 config UACCESS_WITH_MEMCPY
1814         bool "Use kernel mem{cpy,set}() for {copy_to,clear}_user() (EXPERIMENTAL)"
1815         depends on MMU && EXPERIMENTAL
1816         default y if CPU_FEROCEON
1817         help
1818           Implement faster copy_to_user and clear_user methods for CPU
1819           cores where a 8-word STM instruction give significantly higher
1820           memory write throughput than a sequence of individual 32bit stores.
1821
1822           A possible side effect is a slight increase in scheduling latency
1823           between threads sharing the same address space if they invoke
1824           such copy operations with large buffers.
1825
1826           However, if the CPU data cache is using a write-allocate mode,
1827           this option is unlikely to provide any performance gain.
1828
1829 config SECCOMP
1830         bool
1831         prompt "Enable seccomp to safely compute untrusted bytecode"
1832         ---help---
1833           This kernel feature is useful for number crunching applications
1834           that may need to compute untrusted bytecode during their
1835           execution. By using pipes or other transports made available to
1836           the process as file descriptors supporting the read/write
1837           syscalls, it's possible to isolate those applications in
1838           their own address space using seccomp. Once seccomp is
1839           enabled via prctl(PR_SET_SECCOMP), it cannot be disabled
1840           and the task is only allowed to execute a few safe syscalls
1841           defined by each seccomp mode.
1842
1843 config CC_STACKPROTECTOR
1844         bool "Enable -fstack-protector buffer overflow detection (EXPERIMENTAL)"
1845         depends on EXPERIMENTAL
1846         help
1847           This option turns on the -fstack-protector GCC feature. This
1848           feature puts, at the beginning of functions, a canary value on
1849           the stack just before the return address, and validates
1850           the value just before actually returning.  Stack based buffer
1851           overflows (that need to overwrite this return address) now also
1852           overwrite the canary, which gets detected and the attack is then
1853           neutralized via a kernel panic.
1854           This feature requires gcc version 4.2 or above.
1855
1856 config DEPRECATED_PARAM_STRUCT
1857         bool "Provide old way to pass kernel parameters"
1858         help
1859           This was deprecated in 2001 and announced to live on for 5 years.
1860           Some old boot loaders still use this way.
1861
1862 endmenu
1863
1864 menu "Boot options"
1865
1866 config USE_OF
1867         bool "Flattened Device Tree support"
1868         select OF
1869         select OF_EARLY_FLATTREE
1870         select IRQ_DOMAIN
1871         help
1872           Include support for flattened device tree machine descriptions.
1873
1874 # Compressed boot loader in ROM.  Yes, we really want to ask about
1875 # TEXT and BSS so we preserve their values in the config files.
1876 config ZBOOT_ROM_TEXT
1877         hex "Compressed ROM boot loader base address"
1878         default "0"
1879         help
1880           The physical address at which the ROM-able zImage is to be
1881           placed in the target.  Platforms which normally make use of
1882           ROM-able zImage formats normally set this to a suitable
1883           value in their defconfig file.
1884
1885           If ZBOOT_ROM is not enabled, this has no effect.
1886
1887 config ZBOOT_ROM_BSS
1888         hex "Compressed ROM boot loader BSS address"
1889         default "0"
1890         help
1891           The base address of an area of read/write memory in the target
1892           for the ROM-able zImage which must be available while the
1893           decompressor is running. It must be large enough to hold the
1894           entire decompressed kernel plus an additional 128 KiB.
1895           Platforms which normally make use of ROM-able zImage formats
1896           normally set this to a suitable value in their defconfig file.
1897
1898           If ZBOOT_ROM is not enabled, this has no effect.
1899
1900 config ZBOOT_ROM
1901         bool "Compressed boot loader in ROM/flash"
1902         depends on ZBOOT_ROM_TEXT != ZBOOT_ROM_BSS
1903         help
1904           Say Y here if you intend to execute your compressed kernel image
1905           (zImage) directly from ROM or flash.  If unsure, say N.
1906
1907 choice
1908         prompt "Include SD/MMC loader in zImage (EXPERIMENTAL)"
1909         depends on ZBOOT_ROM && ARCH_SH7372 && EXPERIMENTAL
1910         default ZBOOT_ROM_NONE
1911         help
1912           Include experimental SD/MMC loading code in the ROM-able zImage.
1913           With this enabled it is possible to write the the ROM-able zImage
1914           kernel image to an MMC or SD card and boot the kernel straight
1915           from the reset vector. At reset the processor Mask ROM will load
1916           the first part of the the ROM-able zImage which in turn loads the
1917           rest the kernel image to RAM.
1918
1919 config ZBOOT_ROM_NONE
1920         bool "No SD/MMC loader in zImage (EXPERIMENTAL)"
1921         help
1922           Do not load image from SD or MMC
1923
1924 config ZBOOT_ROM_MMCIF
1925         bool "Include MMCIF loader in zImage (EXPERIMENTAL)"
1926         help
1927           Load image from MMCIF hardware block.
1928
1929 config ZBOOT_ROM_SH_MOBILE_SDHI
1930         bool "Include SuperH Mobile SDHI loader in zImage (EXPERIMENTAL)"
1931         help
1932           Load image from SDHI hardware block
1933
1934 endchoice
1935
1936 config ARM_APPENDED_DTB
1937         bool "Use appended device tree blob to zImage (EXPERIMENTAL)"
1938         depends on OF && !ZBOOT_ROM && EXPERIMENTAL
1939         help
1940           With this option, the boot code will look for a device tree binary
1941           (DTB) appended to zImage
1942           (e.g. cat zImage <filename>.dtb > zImage_w_dtb).
1943
1944           This is meant as a backward compatibility convenience for those
1945           systems with a bootloader that can't be upgraded to accommodate
1946           the documented boot protocol using a device tree.
1947
1948           Beware that there is very little in terms of protection against
1949           this option being confused by leftover garbage in memory that might
1950           look like a DTB header after a reboot if no actual DTB is appended
1951           to zImage.  Do not leave this option active in a production kernel
1952           if you don't intend to always append a DTB.  Proper passing of the
1953           location into r2 of a bootloader provided DTB is always preferable
1954           to this option.
1955
1956 config ARM_ATAG_DTB_COMPAT
1957         bool "Supplement the appended DTB with traditional ATAG information"
1958         depends on ARM_APPENDED_DTB
1959         help
1960           Some old bootloaders can't be updated to a DTB capable one, yet
1961           they provide ATAGs with memory configuration, the ramdisk address,
1962           the kernel cmdline string, etc.  Such information is dynamically
1963           provided by the bootloader and can't always be stored in a static
1964           DTB.  To allow a device tree enabled kernel to be used with such
1965           bootloaders, this option allows zImage to extract the information
1966           from the ATAG list and store it at run time into the appended DTB.
1967
1968 config CMDLINE
1969         string "Default kernel command string"
1970         default ""
1971         help
1972           On some architectures (EBSA110 and CATS), there is currently no way
1973           for the boot loader to pass arguments to the kernel. For these
1974           architectures, you should supply some command-line options at build
1975           time by entering them here. As a minimum, you should specify the
1976           memory size and the root device (e.g., mem=64M root=/dev/nfs).
1977
1978 choice
1979         prompt "Kernel command line type" if CMDLINE != ""
1980         default CMDLINE_FROM_BOOTLOADER
1981
1982 config CMDLINE_FROM_BOOTLOADER
1983         bool "Use bootloader kernel arguments if available"
1984         help
1985           Uses the command-line options passed by the boot loader. If
1986           the boot loader doesn't provide any, the default kernel command
1987           string provided in CMDLINE will be used.
1988
1989 config CMDLINE_EXTEND
1990         bool "Extend bootloader kernel arguments"
1991         help
1992           The command-line arguments provided by the boot loader will be
1993           appended to the default kernel command string.
1994
1995 config CMDLINE_FORCE
1996         bool "Always use the default kernel command string"
1997         help
1998           Always use the default kernel command string, even if the boot
1999           loader passes other arguments to the kernel.
2000           This is useful if you cannot or don't want to change the
2001           command-line options your boot loader passes to the kernel.
2002 endchoice
2003
2004 config XIP_KERNEL
2005         bool "Kernel Execute-In-Place from ROM"
2006         depends on !ZBOOT_ROM && !ARM_LPAE
2007         help
2008           Execute-In-Place allows the kernel to run from non-volatile storage
2009           directly addressable by the CPU, such as NOR flash. This saves RAM
2010           space since the text section of the kernel is not loaded from flash
2011           to RAM.  Read-write sections, such as the data section and stack,
2012           are still copied to RAM.  The XIP kernel is not compressed since
2013           it has to run directly from flash, so it will take more space to
2014           store it.  The flash address used to link the kernel object files,
2015           and for storing it, is configuration dependent. Therefore, if you
2016           say Y here, you must know the proper physical address where to
2017           store the kernel image depending on your own flash memory usage.
2018
2019           Also note that the make target becomes "make xipImage" rather than
2020           "make zImage" or "make Image".  The final kernel binary to put in
2021           ROM memory will be arch/arm/boot/xipImage.
2022
2023           If unsure, say N.
2024
2025 config XIP_PHYS_ADDR
2026         hex "XIP Kernel Physical Location"
2027         depends on XIP_KERNEL
2028         default "0x00080000"
2029         help
2030           This is the physical address in your flash memory the kernel will
2031           be linked for and stored to.  This address is dependent on your
2032           own flash usage.
2033
2034 config KEXEC
2035         bool "Kexec system call (EXPERIMENTAL)"
2036         depends on EXPERIMENTAL && (!SMP || HOTPLUG_CPU)
2037         help
2038           kexec is a system call that implements the ability to shutdown your
2039           current kernel, and to start another kernel.  It is like a reboot
2040           but it is independent of the system firmware.   And like a reboot
2041           you can start any kernel with it, not just Linux.
2042
2043           It is an ongoing process to be certain the hardware in a machine
2044           is properly shutdown, so do not be surprised if this code does not
2045           initially work for you.  It may help to enable device hotplugging
2046           support.
2047
2048 config ATAGS_PROC
2049         bool "Export atags in procfs"
2050         depends on KEXEC
2051         default y
2052         help
2053           Should the atags used to boot the kernel be exported in an "atags"
2054           file in procfs. Useful with kexec.
2055
2056 config CRASH_DUMP
2057         bool "Build kdump crash kernel (EXPERIMENTAL)"
2058         depends on EXPERIMENTAL
2059         help
2060           Generate crash dump after being started by kexec. This should
2061           be normally only set in special crash dump kernels which are
2062           loaded in the main kernel with kexec-tools into a specially
2063           reserved region and then later executed after a crash by
2064           kdump/kexec. The crash dump kernel must be compiled to a
2065           memory address not used by the main kernel
2066
2067           For more details see Documentation/kdump/kdump.txt
2068
2069 config AUTO_ZRELADDR
2070         bool "Auto calculation of the decompressed kernel image address"
2071         depends on !ZBOOT_ROM && !ARCH_U300
2072         help
2073           ZRELADDR is the physical address where the decompressed kernel
2074           image will be placed. If AUTO_ZRELADDR is selected, the address
2075           will be determined at run-time by masking the current IP with
2076           0xf8000000. This assumes the zImage being placed in the first 128MB
2077           from start of memory.
2078
2079 endmenu
2080
2081 menu "CPU Power Management"
2082
2083 if ARCH_HAS_CPUFREQ
2084
2085 source "drivers/cpufreq/Kconfig"
2086
2087 config CPU_FREQ_IMX
2088         tristate "CPUfreq driver for i.MX CPUs"
2089         depends on ARCH_MXC && CPU_FREQ
2090         help
2091           This enables the CPUfreq driver for i.MX CPUs.
2092
2093 config CPU_FREQ_SA1100
2094         bool
2095
2096 config CPU_FREQ_SA1110
2097         bool
2098
2099 config CPU_FREQ_INTEGRATOR
2100         tristate "CPUfreq driver for ARM Integrator CPUs"
2101         depends on ARCH_INTEGRATOR && CPU_FREQ
2102         default y
2103         help
2104           This enables the CPUfreq driver for ARM Integrator CPUs.
2105
2106           For details, take a look at <file:Documentation/cpu-freq>.
2107
2108           If in doubt, say Y.
2109
2110 config CPU_FREQ_PXA
2111         bool
2112         depends on CPU_FREQ && ARCH_PXA && PXA25x
2113         default y
2114         select CPU_FREQ_TABLE
2115         select CPU_FREQ_DEFAULT_GOV_USERSPACE
2116
2117 config CPU_FREQ_S3C
2118         bool
2119         help
2120           Internal configuration node for common cpufreq on Samsung SoC
2121
2122 config CPU_FREQ_S3C24XX
2123         bool "CPUfreq driver for Samsung S3C24XX series CPUs (EXPERIMENTAL)"
2124         depends on ARCH_S3C24XX && CPU_FREQ && EXPERIMENTAL
2125         select CPU_FREQ_S3C
2126         help
2127           This enables the CPUfreq driver for the Samsung S3C24XX family
2128           of CPUs.
2129
2130           For details, take a look at <file:Documentation/cpu-freq>.
2131
2132           If in doubt, say N.
2133
2134 config CPU_FREQ_S3C24XX_PLL
2135         bool "Support CPUfreq changing of PLL frequency (EXPERIMENTAL)"
2136         depends on CPU_FREQ_S3C24XX && EXPERIMENTAL
2137         help
2138           Compile in support for changing the PLL frequency from the
2139           S3C24XX series CPUfreq driver. The PLL takes time to settle
2140           after a frequency change, so by default it is not enabled.
2141
2142           This also means that the PLL tables for the selected CPU(s) will
2143           be built which may increase the size of the kernel image.
2144
2145 config CPU_FREQ_S3C24XX_DEBUG
2146         bool "Debug CPUfreq Samsung driver core"
2147         depends on CPU_FREQ_S3C24XX
2148         help
2149           Enable s3c_freq_dbg for the Samsung S3C CPUfreq core
2150
2151 config CPU_FREQ_S3C24XX_IODEBUG
2152         bool "Debug CPUfreq Samsung driver IO timing"
2153         depends on CPU_FREQ_S3C24XX
2154         help
2155           Enable s3c_freq_iodbg for the Samsung S3C CPUfreq core
2156
2157 config CPU_FREQ_S3C24XX_DEBUGFS
2158         bool "Export debugfs for CPUFreq"
2159         depends on CPU_FREQ_S3C24XX && DEBUG_FS
2160         help
2161           Export status information via debugfs.
2162
2163 endif
2164
2165 source "drivers/cpuidle/Kconfig"
2166
2167 endmenu
2168
2169 menu "Floating point emulation"
2170
2171 comment "At least one emulation must be selected"
2172
2173 config FPE_NWFPE
2174         bool "NWFPE math emulation"
2175         depends on (!AEABI || OABI_COMPAT) && !THUMB2_KERNEL
2176         ---help---
2177           Say Y to include the NWFPE floating point emulator in the kernel.
2178           This is necessary to run most binaries. Linux does not currently
2179           support floating point hardware so you need to say Y here even if
2180           your machine has an FPA or floating point co-processor podule.
2181
2182           You may say N here if you are going to load the Acorn FPEmulator
2183           early in the bootup.
2184
2185 config FPE_NWFPE_XP
2186         bool "Support extended precision"
2187         depends on FPE_NWFPE
2188         help
2189           Say Y to include 80-bit support in the kernel floating-point
2190           emulator.  Otherwise, only 32 and 64-bit support is compiled in.
2191           Note that gcc does not generate 80-bit operations by default,
2192           so in most cases this option only enlarges the size of the
2193           floating point emulator without any good reason.
2194
2195           You almost surely want to say N here.
2196
2197 config FPE_FASTFPE
2198         bool "FastFPE math emulation (EXPERIMENTAL)"
2199         depends on (!AEABI || OABI_COMPAT) && !CPU_32v3 && EXPERIMENTAL
2200         ---help---
2201           Say Y here to include the FAST floating point emulator in the kernel.
2202           This is an experimental much faster emulator which now also has full
2203           precision for the mantissa.  It does not support any exceptions.
2204           It is very simple, and approximately 3-6 times faster than NWFPE.
2205
2206           It should be sufficient for most programs.  It may be not suitable
2207           for scientific calculations, but you have to check this for yourself.
2208           If you do not feel you need a faster FP emulation you should better
2209           choose NWFPE.
2210
2211 config VFP
2212         bool "VFP-format floating point maths"
2213         depends on CPU_V6 || CPU_V6K || CPU_ARM926T || CPU_V7 || CPU_FEROCEON
2214         help
2215           Say Y to include VFP support code in the kernel. This is needed
2216           if your hardware includes a VFP unit.
2217
2218           Please see <file:Documentation/arm/VFP/release-notes.txt> for
2219           release notes and additional status information.
2220
2221           Say N if your target does not have VFP hardware.
2222
2223 config VFPv3
2224         bool
2225         depends on VFP
2226         default y if CPU_V7
2227
2228 config NEON
2229         bool "Advanced SIMD (NEON) Extension support"
2230         depends on VFPv3 && CPU_V7
2231         help
2232           Say Y to include support code for NEON, the ARMv7 Advanced SIMD
2233           Extension.
2234
2235 endmenu
2236
2237 menu "Userspace binary formats"
2238
2239 source "fs/Kconfig.binfmt"
2240
2241 config ARTHUR
2242         tristate "RISC OS personality"
2243         depends on !AEABI
2244         help
2245           Say Y here to include the kernel code necessary if you want to run
2246           Acorn RISC OS/Arthur binaries under Linux. This code is still very
2247           experimental; if this sounds frightening, say N and sleep in peace.
2248           You can also say M here to compile this support as a module (which
2249           will be called arthur).
2250
2251 endmenu
2252
2253 menu "Power management options"
2254
2255 source "kernel/power/Kconfig"
2256
2257 config ARCH_SUSPEND_POSSIBLE
2258         depends on !ARCH_S5PC100
2259         depends on CPU_ARM920T || CPU_ARM926T || CPU_SA1100 || \
2260                 CPU_V6 || CPU_V6K || CPU_V7 || CPU_XSC3 || CPU_XSCALE
2261         def_bool y
2262
2263 config ARM_CPU_SUSPEND
2264         def_bool PM_SLEEP
2265
2266 endmenu
2267
2268 source "net/Kconfig"
2269
2270 source "drivers/Kconfig"
2271
2272 source "fs/Kconfig"
2273
2274 source "arch/arm/Kconfig.debug"
2275
2276 source "security/Kconfig"
2277
2278 source "crypto/Kconfig"
2279
2280 source "lib/Kconfig"