86dd93de6ff2b70ac4c693e8a9a05083bea72503
[~shefty/rdma-dev.git] / include / linux / mfd / da9052 / da9052.h
1 /*
2  * da9052 declarations for DA9052 PMICs.
3  *
4  * Copyright(c) 2011 Dialog Semiconductor Ltd.
5  *
6  * Author: David Dajun Chen <dchen@diasemi.com>
7  *
8  * This program is free software; you can redistribute it and/or modify
9  * it under the terms of the GNU General Public License as published by
10  * the Free Software Foundation; either version 2 of the License, or
11  * (at your option) any later version.
12  *
13  * This program is distributed in the hope that it will be useful,
14  * but WITHOUT ANY WARRANTY; without even the implied warranty of
15  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
16  * GNU General Public License for more details.
17  *
18  * You should have received a copy of the GNU General Public License
19  * along with this program; if not, write to the Free Software
20  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
21  *
22  */
23
24 #ifndef __MFD_DA9052_DA9052_H
25 #define __MFD_DA9052_DA9052_H
26
27 #include <linux/interrupt.h>
28 #include <linux/regmap.h>
29 #include <linux/slab.h>
30 #include <linux/completion.h>
31 #include <linux/list.h>
32 #include <linux/mfd/core.h>
33
34 #include <linux/mfd/da9052/reg.h>
35
36 /* Common - HWMON Channel Definations */
37 #define DA9052_ADC_VDDOUT       0
38 #define DA9052_ADC_ICH          1
39 #define DA9052_ADC_TBAT 2
40 #define DA9052_ADC_VBAT 3
41 #define DA9052_ADC_IN4          4
42 #define DA9052_ADC_IN5          5
43 #define DA9052_ADC_IN6          6
44 #define DA9052_ADC_TSI          7
45 #define DA9052_ADC_TJUNC        8
46 #define DA9052_ADC_VBBAT        9
47
48 #define DA9052_IRQ_DCIN 0
49 #define DA9052_IRQ_VBUS 1
50 #define DA9052_IRQ_DCINREM      2
51 #define DA9052_IRQ_VBUSREM      3
52 #define DA9052_IRQ_VDDLOW       4
53 #define DA9052_IRQ_ALARM        5
54 #define DA9052_IRQ_SEQRDY       6
55 #define DA9052_IRQ_COMP1V2      7
56 #define DA9052_IRQ_NONKEY       8
57 #define DA9052_IRQ_IDFLOAT      9
58 #define DA9052_IRQ_IDGND        10
59 #define DA9052_IRQ_CHGEND       11
60 #define DA9052_IRQ_TBAT 12
61 #define DA9052_IRQ_ADC_EOM      13
62 #define DA9052_IRQ_PENDOWN      14
63 #define DA9052_IRQ_TSIREADY     15
64 #define DA9052_IRQ_GPI0 16
65 #define DA9052_IRQ_GPI1 17
66 #define DA9052_IRQ_GPI2 18
67 #define DA9052_IRQ_GPI3 19
68 #define DA9052_IRQ_GPI4 20
69 #define DA9052_IRQ_GPI5 21
70 #define DA9052_IRQ_GPI6 22
71 #define DA9052_IRQ_GPI7 23
72 #define DA9052_IRQ_GPI8 24
73 #define DA9052_IRQ_GPI9 25
74 #define DA9052_IRQ_GPI10        26
75 #define DA9052_IRQ_GPI11        27
76 #define DA9052_IRQ_GPI12        28
77 #define DA9052_IRQ_GPI13        29
78 #define DA9052_IRQ_GPI14        30
79 #define DA9052_IRQ_GPI15        31
80
81 enum da9052_chip_id {
82         DA9052,
83         DA9053_AA,
84         DA9053_BA,
85         DA9053_BB,
86 };
87
88 struct da9052_pdata;
89
90 struct da9052 {
91         struct device *dev;
92         struct regmap *regmap;
93
94         struct mutex auxadc_lock;
95         struct completion done;
96
97         int irq_base;
98         struct regmap_irq_chip_data *irq_data;
99         u8 chip_id;
100
101         int chip_irq;
102 };
103
104 /* ADC API */
105 int da9052_adc_manual_read(struct da9052 *da9052, unsigned char channel);
106 int da9052_adc_read_temp(struct da9052 *da9052);
107
108 /* Device I/O API */
109 static inline int da9052_reg_read(struct da9052 *da9052, unsigned char reg)
110 {
111         int val, ret;
112
113         ret = regmap_read(da9052->regmap, reg, &val);
114         if (ret < 0)
115                 return ret;
116         return val;
117 }
118
119 static inline int da9052_reg_write(struct da9052 *da9052, unsigned char reg,
120                                     unsigned char val)
121 {
122         return regmap_write(da9052->regmap, reg, val);
123 }
124
125 static inline int da9052_group_read(struct da9052 *da9052, unsigned char reg,
126                                      unsigned reg_cnt, unsigned char *val)
127 {
128         return regmap_bulk_read(da9052->regmap, reg, val, reg_cnt);
129 }
130
131 static inline int da9052_group_write(struct da9052 *da9052, unsigned char reg,
132                                       unsigned reg_cnt, unsigned char *val)
133 {
134         return regmap_raw_write(da9052->regmap, reg, val, reg_cnt);
135 }
136
137 static inline int da9052_reg_update(struct da9052 *da9052, unsigned char reg,
138                                      unsigned char bit_mask,
139                                      unsigned char reg_val)
140 {
141         return regmap_update_bits(da9052->regmap, reg, bit_mask, reg_val);
142 }
143
144 int da9052_device_init(struct da9052 *da9052, u8 chip_id);
145 void da9052_device_exit(struct da9052 *da9052);
146
147 extern struct regmap_config da9052_regmap_config;
148
149 int da9052_irq_init(struct da9052 *da9052);
150 int da9052_irq_exit(struct da9052 *da9052);
151 int da9052_request_irq(struct da9052 *da9052, int irq, char *name,
152                            irq_handler_t handler, void *data);
153 void da9052_free_irq(struct da9052 *da9052, int irq, void *data);
154
155 int da9052_enable_irq(struct da9052 *da9052, int irq);
156 int da9052_disable_irq(struct da9052 *da9052, int irq);
157 int da9052_disable_irq_nosync(struct da9052 *da9052, int irq);
158
159 #endif /* __MFD_DA9052_DA9052_H */